Средства тестирования и отладки пэвм icon

Средства тестирования и отладки пэвм


Смотрите также:
№3 Программные средства реализации информационных процессов. Классификация...
Организация компьютерного тестирования с использованием Internet-технологий...
Программа вступительного экзамена по специальности 05. 13. 05...
Расписание занятий студентов...
«Прикладная информатика в экономике»...
Отчёт по практике на тему: «Разработка аппаратно-программного комплекса отладки алгоритмов...
Типовая инструкция...
Инструкция для организатора по проведению тестирования в ходе экспертизы качества подготовки...
К дипломному проекту...
К дипломному проекту...
К дипломному проекту...
Системы тестирования...



Загрузка...
страницы:   1   2   3   4   5   6   7   8   9   ...   17
скачать
Литература

1. Гук. М. Процессоры Intel: от 8086 до Pentium II – СПб: Питер, 1997. – 224 с.

2. Intel Corporation Intel Architecture Software Developer’s Manual Volume 3: System Programming – 1999, 658 с.

3. Intel Corporation Intel Architecture Software Developer’s Manual Volume 1: Basic Architecture – 1999, 369 с.

4. Intel Corporation Intel Architecture Software Developer’s Manual Volume 2: Instruction Set Reference – 1999, 854 с.

5. Гук. М. Аппаратные средства IBM PC. Энциклопедия – СПб: Питер Ком, 1999. – 816 с.


Средства тестирования и отладки ПЭВМ


([1], с.62)


Процессоры ПЭВМ имеют отладочные средства, предназначенные как для программного использования, так и для тестирования с помощью внешнего оборудования. Особенности и состав этих средств различается для разных моделей процессоров.



^

Программные средства отладки





Внутренние средства отладки предназначены для облегчения выполнения отладочных процедур. Они подразделяются на 3 типа:

  • однобайтная команда прерывания INT3 (код 0CCh);

  • пошаговый режим работы (управляемый флагом ловушки TF);

  • остановы по командам и данным, задаваемые с помощью регистров отладки процессора.



^

Команда прерывания


Команда INT3 используется программными отладчиками. Выполнение этой команды вызывает исключение 3 (прерывание отладки).

В отличие от других команд прерывания, имеющих двухбайтный формат, команда INT3 однобайтная. Это делает ее удобной для использования в программных отладчиках при установке точек прерывания (например, путем подмены первого байта любой команды). Процессор, встречая в программе команду с кодом 0ССh, вызывает программу обработки прерывания с вектором 3, которая и используется для связи с отладчиком.

Кроме того, данная команда нечувствительна к значению привилегии IOPL как в защищенном режиме, так и в режиме виртуального процессора V86.



^

Пошаговый режим


В пошаговом режиме выполнение программы осуществляется по одной команде. После выполнения каждой команды вызывается исключение 1 (исключение отладки).

Пошаговый режим задается установкой в единицу флага TF (Trap Flag – флаг ловушки).



^

Регистры отладки


Отладочные регистры появились в архитектуре микропроцессоров семейства Intel86, начиная с процессора 386. Эти регистры позволяют выставлять точки останова и перехватывать обращения процессора к памяти. В процессорах Pentium и выше можно останавливаться и по обращениям ко вводу-выводу.

(В свое время, в ЭВМ первого-второго и даже третьего поколений такие точки останова можно было задать на переключателях пульта оператора или системного инженера).

Отладочных регистров у процессора восемь: DR0...DR7.

Первые четыре регистра: DR0...DR3 используются для задания до четырех 32-разрядных адресов точек останова. Заданный адрес указывает байт, слово или двойное слово, попадание в который(ое) вызывает срабатывание ловушки останова. Что именно указывает адрес определяется полем LENi (i = 0...3) в регистре DB7. В этом же регистре, но только в поле RWi, задается тип перехватываемого обращения к памяти:

00 – выборка команды из памяти

01 – запись данных в память

10 – обращение к портам ввода-вывода (только для Pentium и выше при включении расширения отладки: бит DE регистра CR4)

11 – чтение или запись данных памяти.

Генерируемые при этом исключения различаются по типу. При выборке команды исключение классифицируется как отказ (fault) и обрабатывается до выполнения (этой выбираемой из памяти) команды. В случае обращения к данным исключение рассматривается как ловушка (trap) и обрабатывается после передачи (читаемых или записываемых) данных.





Для управления установкой отладочных точек используются два младших байта регистра DR7, биты которого имеют следующее назначение:

бит GD (Global Debug Register Access Detect – обнаружение доступа к регистрам отладки), доступный только в реальном режиме или в защищенном режиме на уровне привилегии CPL = 0, позволяет отслеживать любые обращения к отладочным регистрам. При GD = 1 любая попытка обращения вызовет исключение 1 (отказ);

биты GE и LE (Global и Local Exact data breakpoint match – глобальная и локальная точка немедленного останова по совпадению данных) определяют будет ли исключение генерироваться сразу после завершения операции обмена при включенной ловушке на обращение к данным или оно произойдет несколько позже (возможно, никогда). Ловушка на обращения за командами срабатывает всегда сразу. Бит LE автоматически сбрасывается при переключении задач, бит GE не изменяет своего состояния при таких переключениях;

биты Gi и Li (Global и Local breakpoint enable – разрешение глобальной и локальной точек прерывания) разрешают срабатывание ловушек по отладочным точкам. Биты Li автоматически сбрасываются при переключении задач, биты Gi не изменяют своего состояния при таких переключениях. Автоматический сброс битов Li блокирует лишние срабатывания отладочных точек при переключениях задач.


Для упрощения определения отладчиком причины, вызвавшей срабатывание отладочной точки (исключение 1), могут использоваться биты регистра состояния отладки DR6 (Debug Status Register), идентифицирующие эти причины:

биты Bi – срабатывание точки останова по регистру DRi

бит ^ BS – ловушка пошагового режима

бит BT – ловушка переключения задач (по биту T в TSS)

бит BD – отказ при попытке доступа к регистрам отладки при GD = 1


Значения флагов Bi действительны только для контрольных точек с установленными битами Li и/или Gi.

Генерация исключений по контрольным точкам может быть отключена флагом RF регистра флагов процессора.


Одним из мощных отладчиков, позволяющих работать с точками прерывания, управляемыми по аналогичной схеме, является отладчик SoftICE фирмы NuMega.







оставить комментарий
страница1/17
Дата02.09.2011
Размер0,8 Mb.
ТипЛитература, Образовательные материалы
Добавить документ в свой блог или на сайт

страницы:   1   2   3   4   5   6   7   8   9   ...   17
отлично
  2
Ваша оценка:
Разместите кнопку на своём сайте или блоге:
rudocs.exdat.com

Загрузка...
База данных защищена авторским правом ©exdat 2000-2017
При копировании материала укажите ссылку
обратиться к администрации
Анализ
Справочники
Сценарии
Рефераты
Курсовые работы
Авторефераты
Программы
Методички
Документы
Понятия

опубликовать
Загрузка...
Документы

наверх